Dimitar S Tyanev y Yulka P Petkova
Esquema lógico para determinar el número de dígitos insignificantes más a la izquierda en un conjunto de bits de cualquier longitud
El esquema lógico sintetizado es capaz de determinar el número de dígitos insignificantes más a la izquierda de números, que se presentan en un conjunto de bits de cualquier longitud. El contenido del conjunto de bits se puede interpretar de diferentes maneras: como magnitud con signo, número de complemento a uno o complemento a dos y también como número binario fraccionario. Esto permite que el esquema se utilice en dispositivos que funcionan tanto con punto fijo como con punto flotante. El número de dígitos insignificantes más a la izquierda del número es necesario para implementar el siguiente desplazamiento de un reloj a la izquierda altamente productivo. Esta microoperación tiene lugar en los algoritmos de varias operaciones de máquina realizadas en el procesador digital . El esquema sugerido no depende de la longitud del conjunto de bits debido al principio de cascada aplicado. La unidad de construcción sintetizada resuelve el mismo problema y tiene una longitud mínima de 3 bits.